Logika nMOS: Perbedaan antara revisi
Konten dihapus Konten ditambahkan
k r2.7.3) (bot Menambah: ru:N-МОП |
k Bot: Perubahan kosmetika |
||
(2 revisi perantara oleh 2 pengguna tidak ditampilkan) | |||
Baris 1:
{{Infobox komponen elektronik
|nama_komponen=logika nMOS
|foto=[[Berkas:
|judul_foto=Skema gerbang NOR nMOS sederhana
|tipe=[[rangkaian terintegrasi]]
Baris 11:
'''Logika nMOS''' adalah gerbang logika yang menggunakan transistor efek medan semikonduktor oksida logam (MOSFET) untuk membentuk fungsi gerbang logika dan sirkuit digital lainnya.
MOSFET tipe-n disusun dalam bentuk "jaringan pull-down" (PDN) di antara keluaran gerbang logika dan tegangan catu negatif, dimana sebuah resistor diletakkan di antara keluaran gerbang logika dan tegangan catu postif. Sirkuit didesain sedemikian rupa sehingga jika keluaran adalah rendah (logika 0), sirkuit PDN akan aktif, membuat jalan arus antara catu negatif dengan keluaran.
[[Berkas:Nmos depletion and.svg|
Sebagai contoh adalah gerbang NOR logika nMOS. Jika masukan A atau masukan B tinggi (logika 1), transistor MOS yang bersangkutan berperan sebagai resistansi rendah di antara keluaran dan catu negatif, menyebabkan keluaran menjadi rendah (logika 0). Ketika kedua masukan A dan B tinggi, semua transistor menghantar, membuat keluaran semakin rendah. Keluaran logika menjadi tinggi hanya jika kedua transistor mati, yang terjadi saat semua masukan rendah, sehingga memenuhi tabel kebenaran gerbang NOR.
Baris 33:
[[Kategori:Gerbang logika]]
|