Logika nMOS

jenis logika digital dalam sirkuit terpadu
Revisi sejak 27 April 2009 17.33 oleh ArdWar (bicara | kontrib)

Logika nMOS adalah gerbang logika yang menggunakan transistor efek medan semikonduktor oksida logam (MOSFET) untuk membentuk fungsi gerbang logika dan sirkuit digital lainnya. MOSFET tipe-n disusun dalam bentuk "jaringan pull-down" (PDN) diantara keluaran gerbang logika dan tegangan catu negatif, dimana sebuah resistor diletakkan diantara keluaran gerbang logika dan tegangan catu postif. Sirkuit didesain sedemikian rupa sehingga jika keluaran adalah rendah (logika 0), sirkuit PDN akan aktif, membuat jalan arus antara catu negatif dengan keluaran.

Logika nMOS
Skema gerbang NOR nMOS sederhana
Simbolbervariasi
Tiperangkaian terintegrasi
Kategorigerbang logika
Komponen sejenisDL, RTL, DTL, TTL, ECL, I2L, CMOS

Sebagai contoh adalah gerbang NOR logika nMOS. Jika masukan A atau masukan B tinggi (logika 1), transistor MOS yang bersangkutan berperan sebagai resistansi rendah diantara keluaran dan catu negatif, menyebabkan keluaran menjadi rendah (logika 0). Ketika kedua masukan A dan B tinggi, semua transistor menghantar, membuat keluaran semakin rendah. Keluaran logika menjadi tinggi hanya jika kedua transistor mati, yang terjadi saat semua masukan rendah, sehingga memenuhi tabel kebenaran gerbang NOR.

A B A NOR B
0 0 1
0 1 0
1 0 0
1 1 0

Walaupun gerbang logika nMOS mudah didesain dan dibuat (sebuah MOSFET dapat dioperasikan sebagai resistor, jadi sirkuit dapat dibuat hanya dari nMOSFETs), ini mempunyai beberapa kekurangan. Problem terburuk adalah arus yang mengalir dalam gerbang logika nMOS ketika keluaran rendah, yaitu ketika jaringan PDN is active. Ini menyebabkan borosan daya statis bahkan saat sirkuit dalam keadaan siaga. Selain itu sirkuit nMOS mempunyai transisi rendah-ke-tinggi yang lambat. Ketika keluaran berubah dari tinggi ke rendah, transistor memberikan resistansi rendah, dan muatan kapasitif pada keluaran dapat dibuang dengan berat. Tetapi saat berubah dari rendah ke tinggi, resistansi diantara keluaran dan catu positif lebih besar, jadi kapasitas liar pada keluaran diisi lebih lama. Menggunakan resistor dengan harga lebih rendah akan mempercepat transisi, tetapi juga menambah borosan daya. Selain itu, level masukan logika yang taksimetris membuat sirkuit nMOS lebih rentan terhadap desah. Kerugian tersebut merupakan alasan mengapa logika nMOS digantikan oleh logika CMOS baik pada sirkuit daya-rendah maupun sirkuit kecepatan-tinggi, seperti pada mikroprosesor.

Lihat pula